# Elettronica

## Bumma Giuseppe

## **Contents**

| 1 Tipi di esercizi     | 2 |
|------------------------|---|
| 1.1 D                  | 2 |
| 1.1.1 Formule notevoli |   |
| 1.1.2 Fsame 14/06/2023 | 9 |

## 1 Tipi di esercizi

### 1.1 D

### 1.1.1 Formule notevoli

$$\begin{split} C_{\min} &= \text{Cox} \cdot L_{\min} \cdot (\text{SP} + \text{SN}) \\ \text{Resistenza equivalente pull-up} & R_{\text{eq P}} = \frac{t_{\text{LH}}}{\ln(2) \cdot C_{\min}} \\ \text{Resistenza equivalente pull-down} & R_{\text{eq N}} = \frac{t_{\text{HL}}}{\ln(2) \cdot C_{\min}} \\ & R_{\text{Pn}} = \frac{R_{\text{eq P}} - \frac{R_{\text{RIF }P}}{S_P} \cdot N}{K} \\ \text{Per percorsi critici} & R_p = \frac{R_{\text{eq P}}}{K} \\ & S_P = \frac{R_{\text{RIF }P}}{RP} \end{split}$$

## Note:

- ln(2) = 0.69
- la  $S_p$  che compare nella formula di  $R_{Pn}$  è sempre quella del percorso critico
- $t_{\rm LH}$  è il tempo di salita e  $t_{\rm HL}$  è il tempo di discesa. In generale negli esercizi se chiede di "dimensionare affinchè il tempo di salita al nodo X sia inferiore o uguale a Yps" vuol dire che prenderemo  $t_{\rm LH}=Y$ .
- ps sono pico secondi

#### 1.1.2 Esame 14/06/2023

- 1. Della rete in figura si calcoli l'espressione booleana al nodo O.
- 2. Dimensionare i transistori pMOS affinchè il tempo di salita al nodo F sia inferiore o uguale a 90ps. Ottimizzare il progetto. Si tenga conto che i transistori dell'inverter di uscita hanno le seguenti geometrie : Sp = 200, Sn = 100.
- 3. Progettare la PDN



## Parametri tecnologici:

$$R_{
m RIF~\it P}=10k\Omega$$
 si riferisce alla rete di pull-up 
$$R_{
m RIF~\it N}=5k\Omega$$
 si riferisce alla rete di pull-down 
$${
m Cox}=7fF/\mu m^2$$
 
$$L_{
m min}=0,25\mu m$$
 
$${
m Vdd}=3V$$

N.B. I numeri rossi indicano la dimensione massima che possono assumere i transistor

Per prima cosa si calcola  $C_{\min}$ 

$$\begin{split} C_{\min} &= \text{Cox} \cdot L_{\min} \cdot (\text{SP} + \text{SN}) \\ &= 7 f F / \mu m^2 \cdot (0, 25 \mu m)^2 \cdot (200 + 100) \\ &= 131, 35 f F \end{split}$$

Poi la resistenza equivalente

$$\begin{split} R_{\rm eq~P} &= \frac{t_{\rm LH}}{\ln(2) \cdot C_{\rm min}} = \frac{90 \, ps}{0,69 \cdot 131,25 \, fF} \\ &= \frac{90 \cdot 10^{-9} s}{0,69 \cdot 131,25 \cdot 10^{-12}} \\ &= 0,99378 \cdot 10^3 \, \Omega \\ &= 993,79 \, \Omega \\ &= 994 \, \Omega \end{split}$$

Per **dimensionare** si divide  $R_{\rm eq~P}$  per il numero di transistor nel percorso critico.

**Percorso critico:** percorso da  $V_{cc}$  all'estremità in cui ci sono più transistor in serie (quando si considera il maggior numero di transistor in serie questi possono avere paralleli). Il percorso critico è anche il percorso con NMOS maggiore.

## 1. Espressione booleana

## Regole:

- Gli elementi in serie sono il prodotto boolenano degli elementi
- Gli elementi in parallelo sono la somma booleana deli elementi

PD := rete di pull-down

PU := rete di pull-up

Rete di pull-up al nodo F:

$$PU = ((C \cdot B) + \overline{A}) \cdot C + A \cdot \overline{C} = F$$

La rete di pull-down si calcola invertendo somma e prodotto e negando poi tutta l'espressione Scriviamo F in forma negata

$$F = \overline{\left(\left((C+B)\cdot\overline{A}\right) + C\right)\cdot\left(A+\overline{C}\right)}$$

allora

$$O = \overline{F} = \overline{\left(\left((C + B) \cdot \overline{A}\right) + C\right) \cdot \left(A + \overline{C}\right)}$$
$$= \overline{\left(\left(\left(\overline{C} \cdot \overline{B}\right) + A\right) \cdot \overline{C}\right) + \left(\overline{A} \cdot C\right)}$$

## 2. Dimensionare i transistor

#### Primo caso peggiore

Si calcola la RP, che solo per il percorso critico vale  $\frac{R_{\rm eq\,P}}{\rm nMOS}$ . In questo caso il percorso critico è XBC; la X sta a significare che il valore di A non ci interessa; se un elemento è negato vuol dire che il transistor è acceso.

$$R_P = \frac{994 \,\Omega}{3}$$
$$= 331,33 \,\Omega$$
$$= 331 \,\Omega$$

Quindi ora calcoliamo la SP con la formula

$$\begin{split} S_P &= \frac{R_{\text{RIF P}}}{R_P} = \frac{10 \, k\Omega}{331 \, \Omega} \\ &= 30, 21 \\ &= 31 \end{split}$$

N.B. Arrotondare sempre all'intero successivo

### Secondo caso peggiore

Per ottimizzare un percorso non critico si ha una formula che varia in base alle caratteristiche del percorso stesso

$$R_P = \frac{R_{\rm eq~P} - \frac{R_{\rm RIF~P}}{SP} \cdot N}{K}$$

dove N è il numero di MOS del percorso critico che interessano anche un percorso non critico e K è il numero di MOS del percorso non critico cosiddetti "nuovi", cioè che non fanno parte del percorso critico. Inoltre K+N è il numero di MOS del percorso non critico; quando si devono calcolare K e N di solito si calcola prima K e poi si ricava N dall'ultima formula.

In questo caso consideriamo  $AX\overline{C}.$  Abbiamo 2 p<br/>MOS nuovi e nessun p MOS del percorso critico, quind<br/>iN=0e K=2

$$\begin{split} R_{P2} &= \frac{R_{\rm eq~P} - \frac{R_{\rm RIF~P}}{SP} \cdot \stackrel{\circ}{N}}{K} = \frac{994}{2} \, \Omega \\ &= 497 \, \Omega \\ SP_2 &= \frac{R_{\rm RIF~P}}{R_{P2}} = \frac{10000 \, \Omega}{497 \, \Omega} \\ &= 20, 12 \\ &= 21 \end{split}$$

#### Terzo caso

Consideriamo il percorso  $\overline{A}\,\overline{B}C$ . Abbiamo un n<br/>MOS nuovo e un n MOS del percorso critico, quindi N=1 e<br/> K=1.

**N.B.** Bisogna specificare  $\overline{B}$  e non X perché si deve cosiderare solo il percorso di  $\overline{A}C$ , e se B fosse accesso il percorso sarebbe diverso.

$$\begin{split} R_{P3} &= \frac{R_{\text{eq P}} - \frac{R_{\text{RIF }P}}{SP} \cdot N}{K} = \frac{994 \, \Omega - \frac{10000 \, \Omega}{31} \cdot 1}{1} \\ &= 994 \, \Omega - 323 \, \Omega \\ &= 671 \, \Omega \\ \\ SP_2 &= \frac{R_{\text{RIF P}}}{R_{P2}} = \frac{10000 \, \Omega}{671 \, \Omega} \\ &= 14, 9 \\ &= 15 \end{split}$$

**Nota:** le  $S_p$  trovate denotano la dimensione massima dei transistori che interessano il percorso; in particolare si assegna prima la dimnesione ai transistori presenti nel percorso critico, poi agli altri, in modo che il valore trovato per un transistori del percorso critico sia dominante rispetto al valore trovato per lo stesso transistore per un percorso non critico.

## 3. Progettare la PDN

La formula della rete di pull-down è la seguente (prima l'abbiamo calcolata scrivendola in forma negata)

$$PD = \left(\left((C+B)\cdot\overline{A}\right) + C\right)\cdot\left(A+\overline{C}\right)$$

quindi, seguendo le regole dell'algebra booleana, la rete può essere rappresentata come segue

